Detail publikace

Verifikace početních možností 32bitového a 8bitového procesoru

FRÝZA, T. HORÁK, R. NECESANÝ, J.

Originální název

Verifikace početních možností 32bitového a 8bitového procesoru

Anglický název

Verifikace početních možností 32bitového a 8bitového procesoru

Typ

článek ve sborníku ve WoS nebo Scopus

Jazyk

čeština

Originální abstrakt

Příspěvek pojednává o možnostech implementace jednoduchých kompresních algoritmů na vybrané mikroprocesory. Konkrétně se jedná o 32bitový signálový procesor firmy Texas Instruments s plovoucí řádovou čárkou TMS320C6711, jehož architektura koresponduje s algoritmy pro zpracování signálů. Jako druhý zástupce byl úmyslně vybrán 8bitový mikrokontrolér firmy Freescale MC9S08JM60, jehož primární aplikační oblastí je řízení procesů. Pro ověření výpočetních možností těchto rozdílných architektur byl vybrán kodér a dekodér standardu JPEG pro statické snímky. V textu je rozebrána početní náročnost dílčích bloků standardu JPEG, doplněna o výsledky s reálnými procesory. Také konkrétní formát pro ukládání kódovaných dat JPEG je v textu podrobně popsán.

Anglický abstrakt

Příspěvek pojednává o možnostech implementace jednoduchých kompresních algoritmů na vybrané mikroprocesory. Konkrétně se jedná o 32bitový signálový procesor firmy Texas Instruments s plovoucí řádovou čárkou TMS320C6711, jehož architektura koresponduje s algoritmy pro zpracování signálů. Jako druhý zástupce byl úmyslně vybrán 8bitový mikrokontrolér firmy Freescale MC9S08JM60, jehož primární aplikační oblastí je řízení procesů. Pro ověření výpočetních možností těchto rozdílných architektur byl vybrán kodér a dekodér standardu JPEG pro statické snímky. V textu je rozebrána početní náročnost dílčích bloků standardu JPEG, doplněna o výsledky s reálnými procesory. Také konkrétní formát pro ukládání kódovaných dat JPEG je v textu podrobně popsán.

Klíčová slova

Algoritmy, kódování obrazu, JPEG, doba zpracování, DSP, mikrokontrolér.

Klíčová slova v angličtině

Algoritmy, kódování obrazu, JPEG, doba zpracování, DSP, mikrokontrolér.

Autoři

FRÝZA, T.; HORÁK, R.; NECESANÝ, J.

Rok RIV

2009

Vydáno

31. 8. 2009

Nakladatel

Vysoké učení technické v Brně

Místo

Brno

ISBN

978-80-214-3938-2

Kniha

Sborník příspěvků konference Králíky 2009

Číslo edice

1

Strany od

83

Strany do

86

Strany počet

4

BibTex

@inproceedings{BUT33620,
  author="Tomáš {Frýza} and Radim {Horák} and Jaroslav {Nečesaný}",
  title="Verifikace početních možností 32bitového a 8bitového procesoru",
  booktitle="Sborník příspěvků konference Králíky 2009",
  year="2009",
  number="1",
  pages="83--86",
  publisher="Vysoké učení technické v Brně",
  address="Brno",
  isbn="978-80-214-3938-2"
}