Detail publikace

Vysokorychlostní šifrování se silnou autentizací na platformě FPGA

SMÉKAL, D. HAJNÝ, J. MARTINÁSEK, Z. MALINA, L. VRBA, K. MATOUŠEK, D.

Originální název

Vysokorychlostní šifrování se silnou autentizací na platformě FPGA

Český název

Vysokorychlostní šifrování se silnou autentizací na platformě FPGA

Typ

článek ve sborníku

Jazyk

cs

Originální abstrakt

Článek popisuje návrh šifrovacího systému pro autentizované šifrování síťového provozu algoritmem AES (Advanced Encryption Standard) v módu GCM (Galois/Counter Mode) o rychlosti 100 Gb/s a jeho implementaci na platformě programovatelných hradlových polí FPGA (Field Programmable Gate Array).

Český abstrakt

Článek popisuje návrh šifrovacího systému pro autentizované šifrování síťového provozu algoritmem AES (Advanced Encryption Standard) v módu GCM (Galois/Counter Mode) o rychlosti 100 Gb/s a jeho implementaci na platformě programovatelných hradlových polí FPGA (Field Programmable Gate Array).

Klíčová slova

Šifrování, programovatelné logické pole, autentizace, čipové karty, 100 GbE

Vydáno

01.12.2017

Strany od

45

Strany do

53

Strany počet

8

BibTex


@inproceedings{BUT142104,
  author="David {Smékal} and Jan {Hajný} and Zdeněk {Martinásek} and Lukáš {Malina} and Kamil {Vrba} and Denis {Matoušek}",
  title="Vysokorychlostní šifrování se silnou autentizací na platformě FPGA",
  annote="Článek popisuje návrh šifrovacího systému pro autentizované šifrování síťového provozu algoritmem AES (Advanced Encryption Standard) v módu GCM (Galois/Counter Mode) o rychlosti 100 Gb/s a jeho implementaci na platformě programovatelných hradlových polí FPGA (Field Programmable Gate Array).",
  booktitle="Sborník MKB 2017",
  chapter="142104",
  howpublished="print",
  year="2017",
  month="december",
  pages="45--53",
  type="conference paper"
}